關鍵字:

教師資料查詢 | 教師:楊維斌

# 學年期 類別 標題
331 100-2 期刊學報編審 International Symposium on Intelligent Signal Processing and Communications Systems
332 100-2 期刊學報編審 integration the VLSI journal
333 100-2 期刊學報編審 International Conference on Engineering and Technology Innovation
334 100-2 期刊學報編審 International Conference on Agricultural, Food and Biological Engineering
335 100-2 參與國際學術活動 session chair
336 100-1 期刊學報編審 the International Symposium on Computer, Consumer and Control
337 100-1 期刊學報編審 Integration the VLSI Journal
338 100-1 期刊學報編審 IET Circuits, Devices & Systems
339 100-1 獲獎榮譽 優良導師
340 103-2 教學計畫表 電機系電機二:計算機韌體實驗 TETCB2E2556 0A
341 103-2 教學計畫表 電機系電通一:基礎電機實驗 TETBB1E1562 2B
342 103-2 教學計畫表 電機一博士班:超大型積體電路設計 TETXD1E1185 0A
343 103-2 教學計畫表 電機系電資四:特殊應用積體電路設計 TETAB4E2965 0A
344 103-2 教學計畫表 電機系電資二:電子學 TETAB2E0961 1A
345 103-1 論文指導 電機一博士班 洪銘皓
346 103-1 論文指導 電機一電路組 林胤丞
347 103-1 論文指導 電機一電路組 王瀚賢
348 103-1 論文指導 電機一機器人 朱家德
349 103-1 論文指導 電機一碩專班 陳冠宇
350 101-2 會議論文 A GHz Full-Division-Range Programmable Divider with Output Duty-Cycle Improved
351 94-2 會議論文 The new improved pseudo fractional-N clock generator with 50% duty cycle
352 95-2 會議論文 New Power Gating Structure with Low Voltage Fluctuations by Bulk Controller in Transition Mode
353 98-1 會議論文 Designing Ultra-Low Voltage PLL Using a Bulk-Driven Technique
354 95-1 會議論文 Analysis and Design of High Performance, Low Power Multiple Ports
355 96-2 會議論文 A Spread-Spectrum Clock Generator Using Fractional-N PLL Controlled Delta-Sigma Modulator for Serial-ATA III
356 98-1 會議論文 A Pseudo Fractional-N and Multiplier Clock Generator with 50% Duty Cycle Output Using Low Power Phase Combination Controller
357 95-1 會議論文 A New Dynamic Floating Input D Flip-Flop (DFIDFF) for High Speed and Ultra Low Voltage Divided-by 4/5 Prescaler
358 98-1 會議論文 A Multi-Voltage Control Technique with Fast-Settling Mechanism for Low Dropout Regulator
359 98-1 會議論文 A Low Power Multi-Voltage Control Technique with Fast-Settling Mechanism for Low Dropout Regulator
360 92-2 會議論文 A Dual-slope Phase Frequency Detector and Charge Pump Architecture to Achieve Fast Locking of Phase-Locked Loop